Эльбрус-16C: различия между версиями

Материал из ALT Linux Wiki
мНет описания правки
(Added CPU)
Строка 1: Строка 1:
{{Category navigation|title=Модели процессоров Эльбрус|category=Модели процессоров Эльбрус|sortkey=*}}
{{Category navigation|title=Модели процессоров Эльбрус|category=Модели процессоров Эльбрус|sortkey=*}}
[[Category:Модели процессоров Эльбрус]]
[[Category:Модели процессоров Эльбрус]]
[[Файл:Elbrus-16c 1891VM038.jpg|мини|обрамить|Эльбрус 16C]]
== Технические характеристики ==
{| class="wikitable"
|-
! scope="row" | Год выпуска
| 2021
|-
! scope="row" | Архитектура
| Эльбрус (E2K)
|-
! scope="row" | Версия системы команд
| [[эльбрус/архитектура|elbrus-v6]]
|-
! scope="row" | Число ядер
| 16
|-
! scope="row" | Частота
|
2000 МГц
|-
! scope="row" | Кеш-память
|
* L1 D: 64 Кбайт в каждом ядре (Размер линии: 32 байт, Ассоциативность: 4)
* L1 I: 128 Кбайт в каждом ядре (Размер линии: 256 байт, Ассоциативность: 4)
* L2: 1024 Кбайт в каждом ядре, 16 Мбайт суммарно (Размер линии: 64 байт, Ассоциативность: 4)
* L3: 32 Мбайт в процессоре (Размер линии: 64 байт, Ассоциативность: 16)
|-
! scope="row" | Команд на 1 такт
|
25-48 (8 целых, 24 вещественных)
|-
! scope="row" | Тип встроенного контроллера памяти
| DDR4-3200 ECC
|-
! scope="row" | Количество каналов обмена с памятью
| 8
|-
! scope="row" | Пропускная способность шины памяти
| ~170 ГБайт / с
|-
! scope="row" | Каналы межпроцессорного обмена
| 3
|-
! scope="row" | Южный мост
|
|-
! scope="row" | Корпус
| HFCBGA 4804
|-
! scope="row" | Техпроцесс
| 16
|-
! scope="row" | Число транзисторов
| 12 млрд
|-
! scope="row" | Площадь кристалла
| 618 мм² (25,3x24,4 мм)
|-
! scope="row" | Размеры микросхемы
| 63x78 мм
|-
! scope="row" | Масса микросхемы
| ? г.
|}
<gallery>
Elbrus-16c 1891VM038.jpg|1891ВМ038 (Тепло­распре­делительная крышка)
</gallery>
== Ссылки ==

Версия от 13:42, 23 октября 2020

Эльбрус 16C

Технические характеристики

Год выпуска 2021
Архитектура Эльбрус (E2K)
Версия системы команд elbrus-v6
Число ядер 16
Частота

2000 МГц

Кеш-память
  • L1 D: 64 Кбайт в каждом ядре (Размер линии: 32 байт, Ассоциативность: 4)
  • L1 I: 128 Кбайт в каждом ядре (Размер линии: 256 байт, Ассоциативность: 4)
  • L2: 1024 Кбайт в каждом ядре, 16 Мбайт суммарно (Размер линии: 64 байт, Ассоциативность: 4)
  • L3: 32 Мбайт в процессоре (Размер линии: 64 байт, Ассоциативность: 16)
Команд на 1 такт

25-48 (8 целых, 24 вещественных)

Тип встроенного контроллера памяти DDR4-3200 ECC
Количество каналов обмена с памятью 8
Пропускная способность шины памяти ~170 ГБайт / с
Каналы межпроцессорного обмена 3
Южный мост
Корпус HFCBGA 4804
Техпроцесс 16
Число транзисторов 12 млрд
Площадь кристалла 618 мм² (25,3x24,4 мм)
Размеры микросхемы 63x78 мм
Масса микросхемы ? г.


Ссылки