Эльбрус-2C+: различия между версиями
EntityFX (обсуждение | вклад) Нет описания правки |
м (→Эльбрус-2СМ: -очепятка) |
||
(не показана 1 промежуточная версия 1 участника) | |||
Строка 61: | Строка 61: | ||
|- | |- | ||
! scope="row" | Площадь кристалла | ! scope="row" | Площадь кристалла | ||
| 289 мм² | | 289 мм² (17,2х16,8 мм) | ||
|- | |- | ||
! scope="row" | Размеры микросхемы | ! scope="row" | Размеры микросхемы | ||
Строка 69: | Строка 69: | ||
| г. | | г. | ||
|} | |} | ||
== Эльбрус-2СМ == | == Эльбрус-2СМ == | ||
В 2014 году планировался серийный выпуск Эльбрус-2СМ (1891ВМ9Я) адаптированный для выпуска на фабрике Микрон (г. Зеленоград), который должен был работать на частоте 300 МГц, предполагал использование оперативной памяти DDR2-533 (ПСП 8,5 ГБ/сек). Кроме того, ради упрощения в нём | В 2014 году планировался серийный выпуск Эльбрус-2СМ (1891ВМ9Я) адаптированный для выпуска на фабрике Микрон (г. Зеленоград), который должен был работать на частоте 300 МГц, предполагал использование оперативной памяти DDR2-533 (ПСП 8,5 ГБ/сек). Кроме того, ради упрощения в нём отсутствовал кластер из 4 ядер DSP. | ||
{| class="wikitable" | {| class="wikitable" |
Текущая версия от 23:26, 24 января 2021
Технические характеристики
Год начала производства | 2011 |
---|---|
Обозначение микросхемы | 1891ВМ7Я |
Архитектура | Эльбрус (E2K) + Кластер DSP ядер |
Версия системы команд | elbrus-v2 |
Число процессорных ядер | 2 |
Число ядер DSP ElCore9 | 4 |
Частота | 500 МГц |
Кеш-память |
|
Команд на 1 такт |
23 |
Тип встроенного контроллера памяти | DDR2-800 ЕСС |
Количество каналов обмена с памятью | 2 |
Пропускная способность шины памяти | 12.8 ГБайт / с |
Каналы межпроцессорного обмена | 3 |
Южный мост | КПИ1 |
Корпус | HFCBGA 1296 |
Техпроцесс | 90 нм |
Число транзисторов | 368 млн |
Площадь кристалла | 289 мм² (17,2х16,8 мм) |
Размеры микросхемы | 37,5×37,5× мм |
Масса микросхемы | г. |
Эльбрус-2СМ
В 2014 году планировался серийный выпуск Эльбрус-2СМ (1891ВМ9Я) адаптированный для выпуска на фабрике Микрон (г. Зеленоград), который должен был работать на частоте 300 МГц, предполагал использование оперативной памяти DDR2-533 (ПСП 8,5 ГБ/сек). Кроме того, ради упрощения в нём отсутствовал кластер из 4 ядер DSP.
Год начала производства | 2014 |
---|---|
Обозначение микросхемы | 1891ВМ9Я |
Архитектура | Эльбрус (E2K) + Кластер DSP ядер |
Версия системы команд | elbrus-v2 |
Число процессорных ядер | 2 |
Частота | 300 МГц |
Кеш-память |
|
Команд на 1 такт |
23 |
Тип встроенного контроллера памяти | DDR2-533 ЕСС |
Количество каналов обмена с памятью | 2 |
Пропускная способность шины памяти | 8.5 ГБайт / с |
Каналы межпроцессорного обмена | 3 |
Южный мост | КПИ1 |
Корпус | HFCBGA 1296 |
Техпроцесс | 90 нм |
Число транзисторов | 300 млн |
Площадь кристалла | |
Размеры микросхемы | 37,5×37,5× мм |
Масса микросхемы | г. |
cpuinfo
processor : 0
vendor_id : MONOCUB
cpu family : 4
model : 4
model name : E2C+DSP
revision : 1
cpu MHz : 499.853670
L1 cache size : 64 KB
L1 cache line length : 32 bytes
L2 cache size : 1024 KB
L2 cache line length : 64 bytes
bogomips : 1001.19
processor : 1
vendor_id : MONOCUB
cpu family : 4
model : 4
model name : E2C+DSP
revision : 1
cpu MHz : 499.853670
L1 cache size : 64 KB
L1 cache line length : 32 bytes
L2 cache size : 1024 KB
L2 cache line length : 64 bytes
bogomips : 1009.22
Официальная информация