Эльбрус-2C+: различия между версиями
EntityFX (обсуждение | вклад) (Новая страница: «{{Category navigation|title=Модели процессоров Эльбрус|category=Модели процессоров Эльбрус|sortkey=*}} Category:…») |
Troosh (обсуждение | вклад) (Технические характеристики) |
||
Строка 2: | Строка 2: | ||
[[Category:Модели процессоров Эльбрус]] | [[Category:Модели процессоров Эльбрус]] | ||
[[Category:E2K]] | [[Category:E2K]] | ||
== Технические характеристики == | |||
{| class="wikitable" | |||
|- | |||
! scope="row" | Год начала производства | |||
| 2011 | |||
|- | |||
! scope="row" | Обозначение микросхемы | |||
| 1891ВМ7Я | |||
|- | |||
! scope="row" | Архитектура | |||
| Эльбрус (E2K) + Кластер DSP ядер | |||
|- | |||
! scope="row" | Версия системы команд | |||
| elbrus-v2 | |||
|- | |||
! scope="row" | Число процессорных ядер | |||
| 2 | |||
|- | |||
! scope="row" | Число ядер DSP ElCore9 | |||
| 4 | |||
|- | |||
! scope="row" | Частота | |||
| 500 МГц | |||
|- | |||
! scope="row" | Кеш-память | |||
| | |||
* L1 D: 64 Кбайт в каждом ядре (Размер линии: 32 байт, Ассоциативность: 4) | |||
* L1 I: 64 Кбайт в каждом ядре (Размер линии: 256 байт, Ассоциативность: 4) | |||
* L2: 1024 Кбайт в каждом ядре, 2 Мбайт суммарно (Размер линии: 64 байт, Ассоциативность: 4) | |||
|- | |||
! scope="row" | Команд на 1 такт | |||
| | |||
23 | |||
|- | |||
! scope="row" | Тип встроенного контроллера памяти | |||
| DDR2-800 ЕСС | |||
|- | |||
! scope="row" | Количество каналов обмена с памятью | |||
| 2 | |||
|- | |||
! scope="row" | Пропускная способность шины памяти | |||
| 12.8 ГБайт / с | |||
|- | |||
! scope="row" | Каналы межпроцессорного обмена | |||
| 3 | |||
|- | |||
! scope="row" | Южный мост | |||
| КПИ1 | |||
|- | |||
! scope="row" | Корпус | |||
| | |||
|- | |||
! scope="row" | Техпроцесс | |||
| 90 нм | |||
|- | |||
! scope="row" | Число транзисторов | |||
| 368 млн | |||
|- | |||
! scope="row" | Площадь кристалла | |||
| мм² | |||
|- | |||
! scope="row" | Размеры микросхемы | |||
| ×× мм | |||
|- | |||
! scope="row" | Масса микросхемы | |||
| г. | |||
|} | |||
== Эльбрус-2СМ == | |||
В 2014 году планировался серийный выпуск Эльбрус-2СМ (1891ВМ9Я) адаптированный для выпуска на фабрике Микрон (г. Зеленоград), который должен был работать на частоте 300 МГц, предполагал использование оперативной памяти DDR2-533 (ПСП 8,5 ГБ/сек). Кроме того, ради упрощения в нём отсутствавал кластер из 4 ядер DSP. | |||
== Официальная информация == | |||
* [http://www.mcst.ru/elbrus_2c_plus Эльбрус-2C+] | |||
* [http://www.mcst.ru/mikroprocessor-elbrus2sm Эльбрус-2СМ] |
Версия от 16:08, 15 октября 2020
Технические характеристики
Год начала производства | 2011 |
---|---|
Обозначение микросхемы | 1891ВМ7Я |
Архитектура | Эльбрус (E2K) + Кластер DSP ядер |
Версия системы команд | elbrus-v2 |
Число процессорных ядер | 2 |
Число ядер DSP ElCore9 | 4 |
Частота | 500 МГц |
Кеш-память |
|
Команд на 1 такт |
23 |
Тип встроенного контроллера памяти | DDR2-800 ЕСС |
Количество каналов обмена с памятью | 2 |
Пропускная способность шины памяти | 12.8 ГБайт / с |
Каналы межпроцессорного обмена | 3 |
Южный мост | КПИ1 |
Корпус | |
Техпроцесс | 90 нм |
Число транзисторов | 368 млн |
Площадь кристалла | мм² |
Размеры микросхемы | ×× мм |
Масса микросхемы | г. |
Эльбрус-2СМ
В 2014 году планировался серийный выпуск Эльбрус-2СМ (1891ВМ9Я) адаптированный для выпуска на фабрике Микрон (г. Зеленоград), который должен был работать на частоте 300 МГц, предполагал использование оперативной памяти DDR2-533 (ПСП 8,5 ГБ/сек). Кроме того, ради упрощения в нём отсутствавал кластер из 4 ядер DSP.